Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Novel Strategies for Highly Uniform and Reliable Cell Characteristics of 8th Generation 1Tb 3D-NAND Flash Memory., , , , , , , , , und 1 andere Autor(en). VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)Investigation of Neural Networks Using Synapse Arrays Based on Gated Schottky Diodes., , , , , und . IJCNN, Seite 1-8. IEEE, (2019)A Comprehensive Study of Read-After-Write-Delay for Ferroelectric VNAND., , , , , , , , , und 23 andere Autor(en). IRPS, Seite 9. IEEE, (2024)Design Framework for Ferroelectric Gate Stack Engineering of Vertical NAND Structures for Efficient TLC and QLC Operation., , , , , , , , , und 8 andere Autor(en). IMW, Seite 1-4. IEEE, (2024)Coexistence study on 5G V2X in mmWave., , , , und . ICTC, Seite 716-718. IEEE, (2021)Review of candidate devices for neuromorphic applications., , , , , , , , , und 3 andere Autor(en). ESSDERC, Seite 22-27. IEEE, (2019)Improvement of GIDL-assisted Erase by using Surrounded BL PAD Structure for VNAND., , , , , , , , , und 4 andere Autor(en). IMW, Seite 1-4. IEEE, (2023)Hardware-based Neural Networks using a Gated Schottky Diode as a Synapse Device., , , , , , und . ISCAS, Seite 1-5. IEEE, (2018)Adaptive learning rule for hardware-based deep neural networks using electronic synapse devices., , , , , , , und . Neural Comput. Appl., 31 (11): 8101-8116 (2019)Paving the Way for Pass Disturb Free Vertical NAND Storage via A Dedicated and String-Compatible Pass Gate., , , , , , , , , und 15 andere Autor(en). CoRR, (2024)