Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Experimental fabrication of an ESF3 floating gate flash cell in an FD-SOI process., , , , , , und . ESSDERC, Seite 356-359. IEEE, (2022)Multi-Level Operation of Ferroelectric FET Memory Arrays for Compute-In-Memory Applications., , , , , , , , , und 3 andere Autor(en). IMW, Seite 1-4. IEEE, (2023)Reliability Assesement of Ferroelectric nvCAP for Small-Signal Capacitive Read-Out., , , , und . IRPS, Seite 1-5. IEEE, (2024)Integration of hafnium oxide on epitaxial SiGe for p-type ferroelectric FET application, , , , , , , , , und 2 andere Autor(en). IEEE Electron Device Lett., 41 (12): 1762-1765 (15.10.2020)Ultra-dense co-integration of FeFETs and CMOS logic enabling very-fine grained Logic-in-Memory., , , , , , , , und . ESSDERC, Seite 118-121. IEEE, (2019)Performance Improvement on HfO2-Based 1T Ferroelectric NVM by Electrical Preconditioning., , , , , , , , und . IRPS, Seite 1-4. IEEE, (2019)Performance and Reliability of Technology Qualified 34 Mb Split-Gate eFLASH Macro in 28 nm HKMG., , , , , , , , , und 14 andere Autor(en). IMW, Seite 1-4. IEEE, (2024)Paving the Way for Pass Disturb Free Vertical NAND Storage via A Dedicated and String-Compatible Pass Gate., , , , , , , , , und 15 andere Autor(en). CoRR, (2024)Asymmetric Double-Gate Ferroelectric FET to Decouple the Tradeoff Between Thickness Scaling and Memory Window., , , , , , , , , und 2 andere Autor(en). VLSI Technology and Circuits, Seite 395-396. IEEE, (2022)Novel embedded single poly floating gate flash demonstrated in 22nm FDSOI technology., , , , , , , , und . IMW, Seite 1-4. IEEE, (2021)