Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 28nm 64Kb SRAM based Inference-Training Tri-Mode Computing-in-Memory Macro., , , , , und . ISCAS, Seite 2561-2565. IEEE, (2022)Design and Implementation of a Temperature Self-Compensation Balanced Hybrid Ring Oscillator BHRO., , , und . ISCAS, Seite 1-5. IEEE, (2021)A balanced hybrid ring oscillator for precise temperature compensation., , , und . MWSCAS, Seite 336-339. IEEE, (2018)Improved Discrete Wavelet Analysis and Principal Component Analysis for EEG Signal Processing., , , und . ASICON, Seite 1-4. IEEE, (2019)A 28nm 8Kb Reconfigurable SRAM Computing-In-Memory Macro With Input-Sparsity Optimized DTC for Multi-Mode MAC Operations., , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 71 (7): 3263-3267 (Juli 2024)A multi-phase detecting method for spurs cancellation in all digital fractional-N phase-lock loops., , , , und . MWSCAS, Seite 647-650. IEEE, (2018)A Reconfigurable SRAM Computing-in-Memory Macro Supporting Ping-Pong Operation and CIM pipeline for Multi-mode MAC operations., , , , und . ICTA, Seite 182-183. IEEE, (2022)BNReLU: Combine Batch Normalization and Rectified Linear Unit to Reduce Hardware Overhead., , , , , und . ASICON, Seite 1-4. IEEE, (2019)A Full-Neuron Memory Model Designed for Neuromorphic Systems., , , , , , und . AICAS, Seite 138-141. IEEE, (2022)A Computing-in-Memory SRAM Macro Based on Fully-Capacitive-Coupling With Hierarchical Capacity Attenuator for 4-b MAC Operation., , , , , und . ISCAS, Seite 2551-2555. IEEE, (2022)