Autor der Publikation

Checkability Important for Fail-Safety of FPGA-based Components in Critical Systems.

, , , , und . IntelITSIS, Volume 2853 von CEUR Workshop Proceedings, Seite 471-480. CEUR-WS.org, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Combined Use of Equivalent and Non-Equivalent Transformations of FPGA Program Code to Embedding Additional Security Data., , , und . EWDTS, Seite 1-5. IEEE, (2021)Co-Embedding Additional Security Data and Obfuscating Low-Level FPGA Program Code., , , , und . EWDTS, Seite 1-5. IEEE, (2020)The Basic Model of Attack Resistance Estimation for Monitoring the Program Code Integrity of the FPGA-Based Systems., , , , und . IDAACS, Seite 234-238. IEEE, (2019)The Control Technology of Integrity and Legitimacy of LUT-Oriented Information Object Usage by Self-Recovering Digital Watermark., und . ICTERI, Volume 1356 von CEUR Workshop Proceedings, Seite 486-497. CEUR-WS.org, (2015)Development of Checkability in FPGA Components of Safety-Related Systems., , , , und . ICTES, Volume 2762 von CEUR Workshop Proceedings, Seite 30-42. CEUR-WS.org, (2020)Increasing the Effective Volume of Digital Watermark Used in Monitoring the Program Code Integrity of FPGA-Based Systems., , , , und . EWDTS, Seite 1-6. IEEE, (2019)Steganographic Resources of FPGA-based Systems for Approximate Data Processing., , , , und . CMIS, Volume 2864 von CEUR Workshop Proceedings, Seite 324-333. CEUR-WS.org, (2021)Formation of the Interval Stego Key for the Digital Watermark Used in Integrity Monitoring of FPGA-based Systems., , , und . IntelITSIS, Volume 2623 von CEUR Workshop Proceedings, Seite 267-276. CEUR-WS.org, (2020)Evaluating Real Checkability for FPGA-Based Components of Safety-Related Systems., , , , , , und . COLINS, Volume 2870 von CEUR Workshop Proceedings, Seite 1832-1842. CEUR-WS.org, (2021)Embedding the Digital Watermarks into FPGA-Projects Containing the Adaptive Logic Modules., , , , , und . DESSERT, Seite 175-179. IEEE, (2019)