Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Amplitude- and phase-modulated PSSS for wide bandwidth mixed analog-digital baseband processors in THz communication., , , , , , und . VTC2023-Spring, Seite 1-6. IEEE, (2023)Modulation and Coding Schemes for Variable-Rate Parallel Sequence Spread Spectrum., , , , , und . PIMRC, Seite 446-451. IEEE, (2021)1542 Gbps Fully Pipelined Fast-SSC Decoding of Polar Codes., , , und . PIMRC, Seite 1320-1325. IEEE, (2022)A Modified Rejection-Based Architecture to Find the First Two Minima in Min-Sum-Based LDPC Decoders., , , , und . WCNC, Seite 1-6. IEEE, (2020)Ultra high speed 802.11n LDPC decoder with seven-stage pipeline in 28 nm CMOS., , , , , , , , und . VTC Spring, Seite 1-5. IEEE, (2022)OFDM Transmission over a Short-Range 240 GHz Wireless Link: Performance Analysis., , , , , und . WSA, Seite 1-5. VDE Berlag / IEEE, (2021)Modular Data Link Layer Processing for THz communication., , , , und . DDECS, Seite 1-5. IEEE, (2019)Real-Valued Spreading Sequences for PSSS Based High-Speed Wireless Systems., , , , , und . IEEE Access, (2022)Towards 100 Gbps wireless communication: Investigation of FEC interleavers for PSSS-15 spreading., und . EUROCON, Seite 619-623. IEEE, (2017)550 Gbps Fully Parallel Fully Unrolled LDPC Decoder in 28 nm CMOS Technology., , , und . EuCNC, Seite 429-433. IEEE, (2022)