Autor der Publikation

Velocity structure of the crust and uppermost mantle in the boundary area of the Tianshan Mountains and the Tarim Basin

, , , , , , , und . Chinese Science Bulletin, 50 (3): 270--275 (01.02.2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Statistical decoupling capacitance allocation by efficient numerical quadrature method., , und . ISQED, Seite 309-316. IEEE Computer Society, (2009)Statistical model order reduction for interconnect circuits considering spatial correlations., , , , und . DATE, Seite 1508-1513. EDA Consortium, San Jose, CA, USA, (2007)Statistical modeling and analysis of chip-level leakage power by spectral stochastic method., , , , und . ASP-DAC, Seite 161-166. IEEE, (2009)Statistical Analysis of Power Grid Networks Considering Lognormal Leakage Current Variations with Spatial Correlation., , und . ICCD, Seite 56-62. IEEE, (2006)Velocity structure of the crust and uppermost mantle in the boundary area of the Tianshan Mountains and the Tarim Basin, , , , , , , und . Chinese Science Bulletin, 50 (3): 270--275 (01.02.2005)Fast Variational Analysis of On-Chip Power Grids by Stochastic Extended Krylov Subspace Method., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 27 (11): 1996-2006 (2008)General Block Structure-Preserving Reduced Order Modeling of Linear Dynamic Circuits., , , , und . ISQED, Seite 633-638. IEEE Computer Society, (2007)Stochastic extended Krylov subspace method for variational analysis of on-chip power grid networks., , , , , und . ICCAD, Seite 48-53. IEEE Computer Society, (2007)Voltage drop reduction for on-chip power delivery considering leakage current variations., , und . ICCD, Seite 78-83. IEEE, (2007)A low-complexity high-performance wear-leveling algorithm for flash memory system design., und . APCCAS, Seite 595-598. IEEE, (2012)