Autor der Publikation

A Digitally Enhanced Dynamically Reconfigurable Analog Platform for Low-Power Signal Processing.

, , , und . IEEE J. Solid State Circuits, 47 (9): 2174-2184 (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Adaptive semi-greedy search for multidimensional track assignment., , und . FUSION, Seite 409-415. IEEE, (2016)Identifying Agile Waveforms with Neural Networks., , und . FUSION, Seite 745-752. IEEE, (2018)A mixed-mode FPAA SoC for analog-enhanced signal processing., , , und . CICC, Seite 1-4. IEEE, (2012)Neuromorphic hardware for rapid sparse coding., und . BioCAS, Seite 396-399. IEEE, (2012)Distributed Swarm Navigation with Factored Filters., und . FUSION, Seite 1-8. IEEE, (2023)Mismatch Characterization and Calibration for Accurate and Automated Analog Design., und . IEEE Trans. Circuits Syst. I Regul. Pap., 60-I (3): 548-556 (2013)Configurable analog hardware for neuromorphic Bayesian inference and least-squares solutions.. Georgia Institute of Technology, Atlanta, GA, USA, (2013)base-search.net (ftgeorgiatech:oai:smartech.gatech.edu:1853/51719).Low Power Sparse Approximation on Reconfigurable Analog Hardware., , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 2 (3): 530-541 (2012)A Digitally Enhanced Dynamically Reconfigurable Analog Platform for Low-Power Signal Processing., , , und . IEEE J. Solid State Circuits, 47 (9): 2174-2184 (2012)Optimal Sparse Approximation with Integrate and Fire Neurons., , , und . Int. J. Neural Syst., (2014)