Autor der Publikation

Sparsity-Aware Non-Volatile Computing-In-Memory Macro with Analog Switch Array and Low-Resolution Current-Mode ADC.

, , , , , und . ASP-DAC, Seite 684-689. IEEE, (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Fine-grain Sleep Transistor Placement Considering Leakage Feedback Gate., , und . APCCAS, Seite 964-967. IEEE, (2006)Register allocation for hybrid register architecture in nonvolatile processors., , , , , und . ISCAS, Seite 1050-1053. IEEE, (2014)Efficient region-aware P/G TSV planning for 3D ICs., , , , , und . ISQED, Seite 171-178. IEEE, (2014)Large scale recurrent neural network on GPU., , , , , , , und . IJCNN, Seite 4062-4069. IEEE, (2014)An 8b 0.8kS/s configurable VCO-based ADC using oxide TFTs with Inkjet printing interconnection., , , , , , , und . ISCAS, Seite 1-4. IEEE, (2017)Design of multi-stage latency adders using detection and sequence-dependence between successive calculations., , , , und . ISCAS, Seite 998-1001. IEEE, (2014)Design Methodology for Thin-Film Transistor Based Pseudo-CMOS Logic Array with Multi-Layer Interconnect Architecture., , , , , , und . DAC, Seite 80:1-80:6. ACM, (2017)Mini-step Strategy for Transient Analysis, und . CoRR, (2011)Low Clock Swing D Flip-Flops Design by Using Output Control and MTCMOS., , und . PATMOS, Volume 4148 von Lecture Notes in Computer Science, Seite 486-495. Springer, (2006)A 3us wake-up time nonvolatile processor based on ferroelectric flip-flops., , , , , , , , und . ESSCIRC, Seite 149-152. IEEE, (2012)