Autor der Publikation

SRAM Voltage and Current Sense Amplifiers in sub-32nm Double-gate CMOS Insensitive to Process Variations and Transistor Mismatch.

, , , , und . ISCAS, Seite 3170-3173. IEEE, (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Tunnel FET based ultra-low-leakage compact 2T1C SRAM., , , , und . ISQED, Seite 71-75. IEEE, (2017)Ultra-Low-Power compact TFET Flip-Flop design for high-performance low-voltage applications., , , , und . ISQED, Seite 107-112. IEEE, (2016)SPINE (SPIN Emulator) - A Quantum-Electronics Interface Simulator., , , , und . IWASI, Seite 23-28. IEEE, (2019)The Synergy SPICE - Compact Models.. ESSDERC, Seite 182-185. IEEE, (2019)Bulk and FDSOI SRAM resiliency to radiation effects., , , und . MWSCAS, Seite 655-658. IEEE, (2014)Effect of Illumination Intensity on LED Based Visible Light Communication System., , , , , , , und . BMSB, Seite 1-4. IEEE, (2020)The Next Dawn for CMOS: Cryogenic ICs for Quantum Computing.. IWASI, Seite 98. IEEE, (2023)3T-TFET bitcell based TFET-CMOS hybrid SRAM design for Ultra-Low Power applications., , , , und . DATE, Seite 361-366. IEEE, (2016)Characterization and Model Validation of Mismatch in Nanometer CMOS at Cryogenic Temperatures., , , , , und . ESSDERC, Seite 246-249. IEEE, (2018)Sub-picowatt retention mode TFET memory for CMOS sensor processing nodes., , , , und . IWASI, Seite 266-270. IEEE, (2015)