Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

TeraPHY: A Chiplet Technology for Low-Power, High-Bandwidth In-Package Optical I/O., , , , , , , , , und 15 andere Autor(en). IEEE Micro, 40 (2): 63-71 (2020)IBM 2016 community hackathon., , , und . CASCON, Seite 331-332. IBM / ACM, (2016)Managing and Simplifying Cognitive Business Operations Using Process Architecture Models., , , und . CAiSE, Volume 11483 von Lecture Notes in Computer Science, Seite 643-658. Springer, (2019)Heterogenous Integration Enables FPGA Based Hardware Acceleration for RF Applications., , , und . HCS, Seite 1-20. IEEE, (2022)Modeling and Analyzing Process Architecture for Context-Driven Adaptation: Designing Cognitively-Enhanced Business Processes for Enterprises., , , , und . EDOC, Seite 58-67. IEEE Computer Society, (2018)Arvon: A Heterogeneous System-in-Package Integrating FPGA and DSP Chiplets for Versatile Workload Acceleration., , , , , , , , , und 9 andere Autor(en). IEEE J. Solid State Circuits, 59 (4): 1235-1245 (April 2024)SLA-driven business process management in SOA., , , , und . CASCON, Seite 86-100. ACM, (2009)A New Classification-Rule Pruning Procedure for an Ant Colony Algorithm., und . Artificial Evolution, Volume 3871 von Lecture Notes in Computer Science, Seite 25-36. Springer, (2005)Arvon: A Heterogeneous SiP Integrating a 14nm FPGA and Two 22nm 1.8TFLOPS/W DSPs with 1.7Tbps/mm2 AIB 2.0 Interface to Provide Versatile Workload Acceleration., , , , , , , , , und 9 andere Autor(en). VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)Automating SLA modeling., , , , , und . CASCON, Seite 10. IBM, (2008)