Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Architecture and methodology of a SoPC with 3.25Gbps CDR based SERDES and 1Gbps dynamic phase alignment., , , , , , , , , und 12 andere Autor(en). CICC, Seite 659-662. IEEE, (2003)Arria™ 10 device architecture., , , , , , , , , und 8 andere Autor(en). CICC, Seite 1-8. IEEE, (2015)Heterogenous Integration Enables FPGA Based Hardware Acceleration for RF Applications., , , und . HCS, Seite 1-20. IEEE, (2022)Receiver Offset Cancellation in 90-nm PLD Integrated SERDES., , , , , , und . CICC, Seite 265-267. IEEE, (2007)Arvon: A Heterogeneous SiP Integrating a 14nm FPGA and Two 22nm 1.8TFLOPS/W DSPs with 1.7Tbps/mm2 AIB 2.0 Interface to Provide Versatile Workload Acceleration., , , , , , , , , und 9 andere Autor(en). VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)Automated Tuning of Ring-Assisted MZI-Based Interleaver for DWDM Systems., , , , , und . OFC, Seite 1-3. IEEE, (2024)5.12 Tbps Co-Packaged FPGA and Silicon Photonics Interconnect I/O., , , , , , , , , und 25 andere Autor(en). VLSI Technology and Circuits, Seite 260-261. IEEE, (2022)Simultaneous Error-Free Data Modulation with Silicon Microdisks in the Multi-FSR Regime for Scalable DWDM Links., , , , , , , und . OFC, Seite 1-3. IEEE, (2023)8 Tbps Co-Packaged FPGA and Silicon Photonics Optical IO., , , , , , , , , und 16 andere Autor(en). OFC, Seite 1-3. IEEE, (2021)Silicon Photonics Chip I/O for Ultra High-Bandwidth and Energy-Efficient Die-to-Die Connectivity., , , , , , , , , und 2 andere Autor(en). CICC, Seite 1-8. IEEE, (2024)