Autor der Publikation

A Multiple-Precision Multiply and Accumulation Design with Multiply-Add Merged Strategy for AI Accelerating.

, , , , und . ASP-DAC, Seite 229-234. ACM, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

TAEM 2.0: A Faster Transfer-Aware Effective Loop Mapping for Heterogeneous Resources on CGRA., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 42 (8): 2552-2565 (2023)TAEM: Fast Transfer-Aware Effective Loop Mapping for Heterogeneous Resources on CGRA., , , , und . DAC, Seite 1-6. IEEE, (2020)Stress-Aware Loops Mapping on CGRAs with Considering NBTI Aging Effect., , und . DAC, Seite 40:1-40:6. ACM, (2017)Combining Memory Partitioning and Subtask Generation for Parallel Data Access on CGRAs., , , , und . ASP-DAC, Seite 204-209. ACM, (2021)RMP-MEM: A HW/SW Reconfigurable Multi-Port Memory Architecture for Multi-PEA Oriented CGRA., , , , , , , , und . DAC, Seite 1-6. IEEE, (2023)A High Energy Efficient Reconfigurable Hybrid Neural Network Processor for Deep Learning Applications., , , , , , , , , und . IEEE J. Solid State Circuits, 53 (4): 968-982 (2018)Energy-aware loops mapping on multi-vdd CGRAs without performance degradation., , , und . ASP-DAC, Seite 312-317. IEEE, (2017)GEML: GNN-based efficient mapping method for large loop applications on CGRA., , , , , und . DAC, Seite 337-342. ACM, (2022)Mixed-granularity parallel coarse-grained reconfigurable architecture., , , , , , , , , und 2 andere Autor(en). DAC, Seite 343-348. ACM, (2022)A Multiple-Precision Multiply and Accumulation Design with Multiply-Add Merged Strategy for AI Accelerating., , , , und . ASP-DAC, Seite 229-234. ACM, (2021)