Autor der Publikation

A 3 MHz-to-1.8 GHz 94 μW-to-9.5 mW 0.0153-mm2 all-digital delay-locked loop in 65-nm CMOS.

, , , , , , und . A-SSCC, Seite 361-364. IEEE, (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

ECC Caching Techniques for Protecting NAND Flash Memories., , , und . ITC-Asia, Seite 47-52. IEEE, (2020)A 3 MHz-to-1.8 GHz 94 μW-to-9.5 mW 0.0153-mm2 all-digital delay-locked loop in 65-nm CMOS., , , , , , und . A-SSCC, Seite 361-364. IEEE, (2014)Low-Power Hardware Architecture for Depthwise Separable Convolution Unit Design., , , , und . ICCE-TW, Seite 1-2. IEEE, (2020)Head-Orientation-Prediction Based on Deep Learning on sEMG for Low-Latency Virtual Reality Application., , , , , und . IRC, Seite 183-186. IEEE, (2020)Diagnosis of Resistive Nonvolatile-8T SRAMs., , , und . ISOCC, Seite 23-24. IEEE, (2018)Fault-Aware Dependability Enhancement Techniques for Flash Memories., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 28 (3): 634-645 (2020)Testing stuck-open faults of priority address encoder in content addressable memories., , , und . ASP-DAC, Seite 347-351. ACM, (2019)A Built-in Self-Test Scheme for TSVs of Logic-DRAM Stacked 3D ICs., , , , und . 3DIC, Seite 1-3. IEEE, (2019)Testing of In-Memory-Computing 8T SRAMs., , , und . DFT, Seite 1-4. IEEE, (2019)Synchronization of direct-RF receiver in software defined radio platform., und . ICCE-TW, Seite 206-207. IEEE, (2015)