Autor der Publikation

The 10GHz 4: 1 MUX and 1: 4 DEMUX implemented via the gigahertz SiGe FPGA.

, , , , , , , , und . ACM Great Lakes Symposium on VLSI, Seite 141-144. ACM, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 12-Gb/s DEMUX Implemented With SiGe High-Speed FPGA Circuits., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 15 (9): 1051-1054 (2007)SiGe HBT Microprocessor Core Test Vehicle., , , und . Proc. IEEE, 93 (9): 1669-1678 (2005)A Novel Multi-Speed, Power Saving Architecture for SiGe HBT FPGA., , , , , , , und . Engineering of Reconfigurable Systems and Algorithms, Seite 181-187. CSREA Press, (2003)Gigahertz FPGAs with New Power Saving Techniques and Decoding Logic., , , und . Evolvable Hardware, Seite 60-62. IEEE Computer Society, (2002)Minimax optimization of two-dimensional focused nonuniformly spaced arrays., , und . ICASSP, Seite 286-289. IEEE, (1979)A High Speed Reconfigurable Gate Array for Gigahertz Applications., , , , , und . ISVLSI, Seite 124-129. IEEE Computer Society, (2005)12-23 GHz Ultra Wide Tuning Range Voltage-Controlled Ring Oscillator with Hybrid Control Schemes., , und . ISVLSI, Seite 278-279. IEEE Computer Society, (2005)A scalable 2 V, 20 GHz FPGA using SiGe HBT BiCMOS technology., , , , , und . FPGA, Seite 145-153. ACM, (2003)3D direct vertical interconnect microprocessors test vehicle., , , , , und . ACM Great Lakes Symposium on VLSI, Seite 141-146. ACM, (2003)A 11 GHz FPGA with Test Applications., , , , , und . FPL, Seite 101-105. IEEE, (2005)