Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Ultra-low-voltage operation: device perspective.. ISLPED, Seite 59-60. IEEE/ACM, (2011)Emerging nanoscale silicon devices taking advantage of nanostructure physics., , und . IBM J. Res. Dev., 50 (4-5): 411-418 (2006)A Nanosheet Oxide Semiconductor FET Using ALD InGaOx Channel and InSnOx Electrode with Normally-off Operation, High Mobility and Reliability for 3D Integrated Devices., , , , , , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)Recent Progress of Double/Dual-Gate Silicon IGBT Technologies., und . ASICON, Seite 1-4. IEEE, (2021)Parallel nonvolatile programming of power-up states of SRAM cells., , , und . ASICON, Seite 418-421. IEEE, (2017)An Architectural Study for Inference Coprocessor Core at the Edge in IoT Sensing., , , , , , , , und . AICAS, Seite 305-309. IEEE, (2020)3D scaling for insulated gate bipolar transistors (IGBTs) with low Vce(sat)., , , , , , , , , und 12 andere Autor(en). ASICON, Seite 1137-1140. IEEE, (2017)Statistical Analysis of Current Onset Voltage (COV) Distribution of Scaled MOSFETs., , und . IEICE Trans. Electron., 96-C (5): 630-633 (2013)A 1.5-ns 256-kb BiCMOS SRAM with 60-ps 11-K logic gates., , , , , , , , , und 11 andere Autor(en). IEEE J. Solid State Circuits, 29 (11): 1344-1352 (November 1994)Verification of the Injection Enhancement Effect in IGBTs by Measuring the Electron and Hole Currents Separately., , , , , , , , , und 8 andere Autor(en). ESSDERC, Seite 26-29. IEEE, (2018)