Autor der Publikation

A 1ynm 1.25V 8Gb 16Gb/s/Pin GDDR6-Based Accelerator-in-Memory Supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep Learning Application.

, , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , und . IEEE J. Solid State Circuits, 58 (1): 291-302 (2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 5 Gbps 1.6 mW/G bps/CH Adaptive Crosstalk Cancellation Scheme With Reference-less Digital Calibration and Switched Termination Resistors for Single-Ended Parallel Interface., und . IEEE Trans. Circuits Syst. I Regul. Pap., 61-I (10): 3016-3024 (2014)A 21Gb/s Duobinary Transceiver for GDDR interfaces with an Adaptive Equalizer., , , , , , , und . A-SSCC, Seite 1-3. IEEE, (2021)A 275mW heterogeneous multimedia processor for IC-stacking on Si-interposer., , , , , und . ISSCC, Seite 128-130. IEEE, (2011)A high resolution metastability-independent two-step gated ring oscillator TDC with enhanced noise shaping., , , und . ISCAS, Seite 1300-1303. IEEE, (2010)A 16Gb/s/pin 8Gb GDDR6 DRAM with bandwidth extension techniques for high-speed applications., , , , , , , , , und 11 andere Autor(en). ISSCC, Seite 210-212. IEEE, (2018)An area efficient asynchronous gated ring oscillator TDC with minimum GRO stages., und . ISCAS, Seite 3973-3976. IEEE, (2010)A 1ynm 1.25V 8Gb 16Gb/s/Pin GDDR6-Based Accelerator-in-Memory Supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep Learning Application., , , , , , , , , und 27 andere Autor(en). IEEE J. Solid State Circuits, 58 (1): 291-302 (2023)A 6.5-Gb/s 1-mW/Gb/s/CH Simple Capacitive Crosstalk Compensator in a 130-nm Process., und . IEEE Trans. Circuits Syst. II Express Briefs, 60-II (6): 302-306 (2013)A 1ynm 1.25V 8Gb, 16Gb/s/pin GDDR6-based Accelerator-in-Memory supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep-Learning Applications., , , , , , , , , und 21 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2022)