Autor der Publikation

A 1ynm 1.25V 8Gb 16Gb/s/Pin GDDR6-Based Accelerator-in-Memory Supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep Learning Application.

, , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , , und . IEEE J. Solid State Circuits, 58 (1): 291-302 (2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Newton: A DRAM-maker's Accelerator-in-Memory (AiM) Architecture for Machine Learning., , , , , , , und . MICRO, Seite 372-385. IEEE, (2020)A 1ynm 1.25V 8Gb, 16Gb/s/pin GDDR6-based Accelerator-in-Memory supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep-Learning Applications., , , , , , , , , und 21 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2022)In-DRAM near-data approximate acceleration for GPUs., , , , , und . PACT, Seite 34:1-34:14. ACM, (2018)A 1.2V 38nm 2.4Gb/s/pin 2Gb DDR4 SDRAM with bank group and ×4 half-page architecture., , , , , , , , , und 12 andere Autor(en). ISSCC, Seite 40-41. IEEE, (2012)ScalCore: Designing a core for voltage scalability., , , , , und . HPCA, Seite 681-693. IEEE Computer Society, (2016)A 1ynm 1.25V 8Gb 16Gb/s/Pin GDDR6-Based Accelerator-in-Memory Supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep Learning Application., , , , , , , , , und 27 andere Autor(en). IEEE J. Solid State Circuits, 58 (1): 291-302 (2023)LL-PCM: Low-Latency Phase Change Memory Architecture., , , , und . DAC, Seite 14. ACM, (2019)