Autor der Publikation

Effects of Duration and Envelope of Vibrotactile Alerts on Urgency, Annoyance, and Acceptance.

, , , , und . AsiaHaptics, Volume 14063 von Lecture Notes in Computer Science, Seite 1-10. Springer, (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

85 dB dynamic range 1.2 mW 156 kS/s biopotential recording IC for high-density ECoG flexible active electrode array., , , , , und . ESSCIRC, Seite 141-144. IEEE, (2013)A 2.5mW 12MHz-BW 69dB SNDR Passive Bandpass ΔΣ ADC with Highpass Noise-Shaping SAR Quantizers., , , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)A 96.5%-Power-Efficiency Hybrid Buck-Boost Photovoltaic Energy Harvester Employing Adaptive FOCV MPPT Control for >98% MPPT Efficiency Across a 10, 000× Dynamic Range., , , , , , , und . VLSI Technology and Circuits, Seite 200-201. IEEE, (2022)A 333TOPS/W Logic-Compatible Multi-Level Embedded Flash Compute-In-Memory Macro with Dual-Slope Computation., , , , , , , und . CICC, Seite 1-2. IEEE, (2023)A 2pA/√Hz Current-Conveyor-Assisted Ultrasound Receiver with 25pF CMUT Parasitic Capacitance., , , , , , , und . A-SSCC, Seite 1-3. IEEE, (2023)A 99.5dB-DR 5kHz-BW Closed-Loop Neural-Recording IC based on Continuous-Time Dynamic-Zoom ΔΣ ADC with Automatic AFE-Gain Control., , , , , , , , , und . A-SSCC, Seite 1-3. IEEE, (2021)Capacitor-Less Dual-Mode All-Digital LDO With ΔΣ-Modulation-Based Ripple Reduction., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 68 (5): 1620-1624 (2021)Dynamic-Range-Enhancement Techniques for Artifact-Tolerant Biopotential-Acquisition ICs., , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 69 (7): 3090-3095 (2022)A 0.0046mm2 6.7μW Three-Stage Amplifier Capable of Driving 0.5-to-1.9nF Capacitive Load with >0.68MHz GBW without Compensation Zero., , , , , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)A Δ-Based Spike Sorting SoC with End-to-End Implementation of Event-Driven Binary Autoencoder Neural Network in Analog CIM Achieving 94.54% Accuracy and 3.11μW/ch., , , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2024)