Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 10-Gb/s 6-Vpp differential modulator driver in 65-nm CMOS., , und . ISCAS, Seite 1869-1872. IEEE, (2014)A 10 Gb/s voltage swing level controlled output driver in 65-nm CMOS technology., und . ISOCC, Seite 53-56. IEEE, (2012)A 0.032mm2 3.1mW synthesized pixel clock generator with 30psrms integrated jitter and 10-to-630MHz DCO tuning range., , , , , und . ISSCC, Seite 250-251. IEEE, (2013)A 10-Gb/s, 0.03-mm2, 1.28-pJ/bit Half-Rate All-Digital Injection-Locked Clock and Data Recovery with Maximum Timing-Margin Tracking Loop., , , , und . A-SSCC, Seite 73-76. IEEE, (2018)A theoretical analysis of phase shift in pulse injection-locked oscillators., , , , , und . ISCAS, Seite 1662-1665. IEEE, (2016)A 27.1 mW, 7.5-to-11.1 Gb/s single-loop referenceless CDR with direct Up/dn control., , und . CICC, Seite 1-4. IEEE, (2017)A Fully Integrated 700MA Event-Driven Digital Low-Dropout Regulator with Residue-Tracking Loop for Fine-Grained Power Management Unit., und . VLSI Circuits, Seite 231-232. IEEE, (2018)A Capacitor-Coupled Offset-Canceled Sense Amplifier for DRAMs With Reduced Variation of Decision Threshold Voltage., , , , , und . IEEE J. Solid State Circuits, 55 (8): 2219-2227 (2020)A 370-fJ/b, 0.0056 mm2/DQ, 4.8-Gb/s DQ Receiver for HBM3 with a Baud-Rate Self-Tracking Loop., , , , , , , , und . VLSI Circuits, Seite 94-. IEEE, (2019)Design and Implementation of OTCA MAC Protocol for High-Speed Point-to-Point Ring Network., , , und . LCN, Seite 345-352. IEEE Computer Society, (1998)