Autor der Publikation

Gibbon: An Efficient Co-Exploration Framework of NN Model and Processing-In-Memory Architecture.

, , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 42 (11): 4075-4089 (November 2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Efficient region-aware P/G TSV planning for 3D ICs., , , , , und . ISQED, Seite 171-178. IEEE, (2014)Large scale recurrent neural network on GPU., , , , , , , und . IJCNN, Seite 4062-4069. IEEE, (2014)Register allocation for hybrid register architecture in nonvolatile processors., , , , , und . ISCAS, Seite 1050-1053. IEEE, (2014)Low Clock Swing D Flip-Flops Design by Using Output Control and MTCMOS., , und . PATMOS, Volume 4148 von Lecture Notes in Computer Science, Seite 486-495. Springer, (2006)Energy-efficient SQL query exploiting RRAM-based process-in-memory structure., , und . NVMSA, Seite 1-6. IEEE, (2017)Mini-step Strategy for Transient Analysis, und . CoRR, (2011)Design of multi-stage latency adders using detection and sequence-dependence between successive calculations., , , , und . ISCAS, Seite 998-1001. IEEE, (2014)Design Methodology for Thin-Film Transistor Based Pseudo-CMOS Logic Array with Multi-Layer Interconnect Architecture., , , , , , und . DAC, Seite 80:1-80:6. ACM, (2017)Fine-grain Sleep Transistor Placement Considering Leakage Feedback Gate., , und . APCCAS, Seite 964-967. IEEE, (2006)An 8b 0.8kS/s configurable VCO-based ADC using oxide TFTs with Inkjet printing interconnection., , , , , , , und . ISCAS, Seite 1-4. IEEE, (2017)