Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Co-design of deep neural nets and neural net accelerators for embedded vision applications., , , , , und . DAC, Seite 148:1-148:6. ACM, (2018)FireMarshal: Making HW/SW Co-Design Reproducible and Reliable., und . ISPASS, Seite 299-309. IEEE, (2021)Vertically Integrated Computing Labs Using Open-Source Hardware Generators and Cloud-Hosted FPGAs., , , , und . ISCAS, Seite 1-5. IEEE, (2021)A 16mm2 106.1 GOPS/W Heterogeneous RISC-V Multi-Core Multi-Accelerator SoC in Low-Power 22nm FinFET., , , , , , , , , und 9 andere Autor(en). ESSCIRC, Seite 259-262. IEEE, (2021)FireSim: FPGA-Accelerated Cycle-Exact Scale-Out System Simulation in the Public Cloud., , , , , , , , , und 6 andere Autor(en). ISCA, Seite 29-42. IEEE Computer Society, (2018)Chipyard: Integrated Design, Simulation, and Implementation Framework for Custom SoCs., , , , , , , , , und 7 andere Autor(en). IEEE Micro, 40 (4): 10-21 (2020)Gemmini: Enabling Systematic Deep-Learning Architecture Evaluation via Full-Stack Integration., , , , , , , , , und 9 andere Autor(en). DAC, Seite 769-774. IEEE, (2021)Invited: Chipyard - An Integrated SoC Research and Implementation Environment., , , , , , , , , und 8 andere Autor(en). DAC, Seite 1-6. IEEE, (2020)COBRA: A Framework for Evaluating Compositions of Hardware Branch Predictors., , , , und . ISPASS, Seite 310-320. IEEE, (2021)FirePerf: FPGA-Accelerated Full-System Hardware/Software Performance Profiling and Co-Design., , , , , , und . ASPLOS, Seite 715-731. ACM, (2020)ASPLOS 2020 was canceled because of COVID-19..