Autor der Publikation

ML-Based Wire RC Prediction in Monolithic 3D ICs with an Application to Full-Chip Optimization.

, , und . ISPD, Seite 75-82. ACM, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Twin Memristor Synapse for Spike Timing Dependent Learning in Neuromorphic Systems., , , , , und . SoCC, Seite 37-42. IEEE, (2018)RTL-to-GDS Tool Flow and Design-for-Test Solutions for Monolithic 3D ICs., , , , , , , , , und 1 andere Autor(en). DAC, Seite 101. ACM, (2019)Design, packaging, and architectural policy co-optimization for DC power integrity in 3D DRAM., , , , , , und . DAC, Seite 91:1-91:6. ACM, (2015)Compact-2D: A Physical Design Methodology to Build Commercial-Quality Face-to-Face-Bonded 3D ICs., , und . ISPD, Seite 90-97. ACM, (2018)Pseudo-3D Approaches for Commercial-Grade RTL-to-GDS Tool Flow Targeting Monolithic 3D ICs., , , , und . ISPD, Seite 47-54. ACM, (2020)Pin-in-the-middle: an efficient block pin assignment methodology for block-level monolithic 3D ICs., und . ISLPED, Seite 85-90. ACM, (2020)Physical Design Solutions to Tackle FEOL/BEOL Degradation in Gate-level Monolithic 3D ICs., , , , , , und . ISLPED, Seite 76-81. ACM, (2016)Transistor-level monolithic 3D standard cell layout optimization for full-chip static power integrity., , , und . ISLPED, Seite 1-6. IEEE, (2017)Compact-2D: A Physical Design Methodology to Build Two-Tier Gate-Level 3-D ICs., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 39 (6): 1151-1164 (2020)How much cost reduction justifies the adoption of monolithic 3D ICs at 7nm node?, , , , und . ICCAD, Seite 87. ACM, (2016)