Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

High-performance low-energy STT MRAM based on balanced write scheme., , und . ISLPED, Seite 9-14. ACM, (2012)Device/circuit interactions at 22nm technology node., , und . DAC, Seite 97-102. ACM, (2009)ROBIN: Monolithic-3D SRAM for Enhanced Robustness with In-Memory Computation Support., , , , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 66-I (7): 2533-2545 (2019)Read-enhanced spin memories augmented by phase transition materials (Invited)., und . MWSCAS, Seite 993-996. IEEE, (2017)Independently-Controlled-Gate FinFET 6T SRAM Cell Design for Leakage Current Reduction and Enhanced Read Access Speed., , , , , , , und . ISVLSI, Seite 296-301. IEEE Computer Society, (2014)Comparative Evaluation of Memory Technologies for Synaptic Crossbar Arrays- Part 2: Design Knobs and DNN Accuracy Trends., , und . CoRR, (2024)An area efficient low-voltage 6-T SRAM cell using stacked silicon nanowires., , , und . ICICDT, Seite 117-120. IEEE, (2018)Valley-Coupled-Spintronic Non-Volatile Memories with Compute-In-Memory Support., , , , , , , , und . CoRR, (2019)Exploiting ferroelectric FETs for low-power non-volatile logic-in-memory circuits., , , , , , und . ICCAD, Seite 121. ACM, (2016)FeFET-Based Synaptic Cross-Bar Arrays for Deep Neural Networks: Impact of Ferroelectric Thickness on Device-Circuit Non-Idealities and System Accuracy., , , , , , , , und . DRC, Seite 1-2. IEEE, (2023)