Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

MESA: Microarchitecture Extensions for Spatial Architecture Generation., , , , , , , , , und . ISCA, Seite 49:1-49:14. ACM, (2023)Glimpse: mathematical embedding of hardware specification for neural compilation., , und . DAC, Seite 1165-1170. ACM, (2022)General-purpose code acceleration with limited-precision analog computation., , , , , , , und . ISCA, Seite 505-516. IEEE Computer Society, (2014)Instruction level test methodology for CPU core software-based self-testing., , und . HLDVT, Seite 25-29. IEEE Computer Society, (2004)Memetic Algorithm Based Path Planning for a Mobile Robot., , , und . International Conference on Computational Intelligence, Seite 56-59. International Computational Intelligence Society, (2004)Restoring the Broken Covenant Between Compilers and Deep Learning Accelerators., , , , , , , , und . CoRR, (2023)Physically Accurate Learning-based Performance Prediction of Hardware-accelerated ML Algorithms., , , , , , , , , und 1 andere Autor(en). MLCAD, Seite 119-126. ACM / IEEE, (2022)Bit-Parallel Vector Composability for Neural Acceleration., , , , und . DAC, Seite 1-6. IEEE, (2020)Scale-out acceleration for machine learning., , , , , und . MICRO, Seite 367-381. ACM, (2017)Planaria: Dynamic Architecture Fission for Spatial Multi-Tenant Acceleration of Deep Neural Networks., , , , , , , , , und 2 andere Autor(en). MICRO, Seite 681-697. IEEE, (2020)