Autor der Publikation

Speculative inter-thread store-to-load forwarding in SMT architectures.

, , , und . J. Parallel Distributed Comput., (März 2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The MPI-Delphi Interface: A Visual Programming Environment for Clusters of Workstations., , , und . PDPTA, Seite 1730-1736. CSREA Press, (1999)Hardware transactional memory with software-defined conflicts., , , , , , , und . ACM Trans. Archit. Code Optim., 8 (4): 31:1-31:20 (2012)Heterogeneous Interconnects for Energy-Efficient Message Management in CMPs., , und . IEEE Trans. Computers, 59 (1): 16-28 (2010)Design of an efficient communication infrastructure for highly contended locks in many-core CMPs., , und . J. Parallel Distributed Comput., 73 (7): 972-985 (2013)Dealing with Transient Faults in the Interconnection Network of CMPs at the Cache Coherence Level., , , und . IEEE Trans. Parallel Distributed Syst., 21 (8): 1117-1131 (2010)An Architecture for High-Performance Scalable Shared-Memory Multiprocessors Exploiting On-Chip Integration., , , und . IEEE Trans. Parallel Distributed Syst., 15 (8): 755-768 (2004)A Direct Coherence Protocol for Many-Core Chip Multiprocessors., , und . IEEE Trans. Parallel Distributed Syst., 21 (12): 1779-1792 (2010)Selective dynamic serialization for reducing energy consumption in hardware transactional memory systems., , , und . J. Supercomput., 68 (2): 914-934 (2014)STIFT: A Spatio-Temporal Integrated Folding Tree for Efficient Reductions in Flexible DNN Accelerators., , , und . ACM J. Emerg. Technol. Comput. Syst., 19 (4): 32:1-32:20 (Oktober 2023)Exploiting address compression and heterogeneous interconnects for efficient message management in tiled CMPs., , und . J. Syst. Archit., 56 (9): 429-441 (2010)