Autor der Publikation

Path Delay Measurement with Correction for Temperature And Voltage Variations.

, , und . ITC-Asia, Seite 112-117. IEEE, (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Path Delay Measurement with Correction for Temperature And Voltage Variations., , und . ITC-Asia, Seite 112-117. IEEE, (2020)On-Chip Delay Measurement for In-Field Test of FPGAs., , und . PRDC, Seite 130-137. IEEE, (2019)On Evaluation for Aging-Tolerant Ring Oscillators with Accelerated Life Test And Its Application to A Digital Sensor., , , und . ATS, Seite 1-6. IEEE, (2020)An On-Chip Digital Environment Monitor for Field Test., , , und . ATS, Seite 254-257. IEEE Computer Society, (2014)Innovative Test Practices in Asia., , , , , , , , , und 3 andere Autor(en). VTS, Seite 1. IEEE, (2020)High-Precision PLL Delay Matrix With Overclocking and Double Data Rate for Accurate FPGA Time-to-Digital Converters., , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 28 (4): 904-913 (2020)On-Chip Test Clock Validation Using A Time-to-Digital Converter in FPGAs., , und . ITC-Asia, Seite 157-162. IEEE, (2019)On-chip temperature and voltage measurement for field testing., , , und . European Test Symposium, Seite 1. IEEE Computer Society, (2012)A 1-ps Bin Size 4.87-ps Resolution FPGA Time-to-Digital Converter Based on Phase Wrapping Sorting and Selection., , , , , , und . IEEE Access, (2022)On Correction of A Delay Value Using Ring-Oscillators for Aging Detection and Prediction., , und . ATS, Seite 60-65. IEEE, (2022)