Autor der Publikation

On the Design of a Fault Tolerant Ripple-Carry Adder with Controllable-Polarity Transistors.

, , , , , und . ISVLSI, Seite 491-496. IEEE Computer Society, (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

FlexFi: A Flexible Fault Injection Environment for Microprocessor-Based Systems., , und . SAFECOMP, Volume 1698 von Lecture Notes in Computer Science, Seite 323-335. Springer, (1999)On-line Testing of an Off-the-shelf Microprocessor Board for Safety-critical Applications., , , , , , und . EDCC, Volume 1150 von Lecture Notes in Computer Science, Seite 190-202. Springer, (1996)The Use of Model Checking in ATPG for Sequential Circuits., , , und . CAV, Volume 531 von Lecture Notes in Computer Science, Seite 86-95. Springer, (1990)An automatic approach to perform the verification of hardware designs according to the ISO26262 functional safety standard., , , , , und . LATS, Seite 1-6. IEEE, (2017)Exploiting an infrastructure-intellectual property for systems-on-chip test, diagnosis and silicon debug., , , und . IET Comput. Digit. Tech., 4 (2): 104-113 (2010)RISC-V-Based Platforms for HPC: Analyzing Non-functional Properties for Future HPC and Big-Data Clusters., , , , , , , , , und 8 andere Autor(en). SAMOS, Volume 14385 von Lecture Notes in Computer Science, Seite 395-410. Springer, (2023)A Reliability-aware Environment for Design Exploration for GPU Devices., , , und . DDECS, Seite 169-174. IEEE, (2023)Approximate Equivalence Verification for Protocol Interface Implementation via Genetic Algorithms., , und . EvoWorkshops, Volume 1596 von Lecture Notes in Computer Science, Seite 182-192. Springer, (1999)Software-Based Self-Test for Transition Faults: a Case Study., , , und . VLSI-SoC, Seite 76-81. IEEE, (2019)Test-Plan Optimization for Flying-Probes In-Circuit Testers., , , und . ITC-Asia, Seite 19-24. IEEE, (2019)