Autor der Publikation

Design of double-sampling ΣΔ modulation A/D converters with bilinear integrators.

, , und . IEEE Trans. Circuits Syst. I Regul. Pap., 52-I (4): 715-722 (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Mismatch Insensitive Double-Sampling Quadrature Bandpass SigmaDelta Modulation., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 54-I (12): 2599-2607 (2007)Quadrature mismatch shaping with a complex, tree structured DAC., , , und . ISCAS, IEEE, (2006)Quadrature Mismatch Shaping Techniques for Fully Differential Circuits., , und . ISCAS, Seite 3614-3617. IEEE, (2007)Redundant signed digit coding in binary weighted DACs., , und . ICECS, Seite 862-865. IEEE, (2008)Nyquist criterion based design of continuous time Sigma Delta modulators., , und . ISCAS, IEEE, (2006)Multiple storage adaptive multi-trees., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 9 (3): 248-252 (1990)A Describing Function Study of Saturated Quantization and Its Application to the Stability Analysis of Multi-Bit Sigma Delta Modulators., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 60-I (7): 1740-1752 (2013)STF behaviour in a CT ΔΣ modulator., , , und . ICECS, Seite 1-4. IEEE, (2005)Dynamic element matching for pipelined A/D conversion., und . ICECS, Seite 315-318. IEEE, (1998)An Unconstrained Architecture for High-Order Sigma Delta Force-Feedback Inertial Sensors., , und . ISCAS, Seite 3063-3066. IEEE, (2007)