Autor der Publikation

Design of double-sampling ΣΔ modulation A/D converters with bilinear integrators.

, , und . IEEE Trans. Circuits Syst. I Regul. Pap., 52-I (4): 715-722 (2005)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Mismatch Insensitive Double-Sampling Quadrature Bandpass SigmaDelta Modulation., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 54-I (12): 2599-2607 (2007)Quadrature Mismatch Shaping Techniques for Fully Differential Circuits., , und . ISCAS, Seite 3614-3617. IEEE, (2007)Quadrature mismatch shaping with a complex, tree structured DAC., , , und . ISCAS, IEEE, (2006)Redundant signed digit coding in binary weighted DACs., , und . ICECS, Seite 862-865. IEEE, (2008)Design of double-sampling ΣΔ modulation A/D converters with bilinear integrators., , und . IEEE Trans. Circuits Syst. I Regul. Pap., 52-I (4): 715-722 (2005)A 250-kHz 94-dB double-sampling ΣΔ modulation A/D converter with a modified noise transfer function., , und . IEEE J. Solid State Circuits, 38 (10): 1657-1662 (2003)A 13.5-b 1.2-V micropower extended counting A/D converter., , und . IEEE J. Solid State Circuits, 36 (2): 176-183 (2001)An On-Line Calibration Technique for Mismatch Errors in High-Speed DACs., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 55-I (7): 1873-1883 (2008)An Unconstrained Architecture for High-Order Sigma Delta Force-Feedback Inertial Sensors., , und . ISCAS, Seite 3063-3066. IEEE, (2007)Calibration of DAC Mismatch Errors in ΣΔ ADCs Based on a Sine-Wave Measurement., , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 60-II (9): 567-571 (2013)