Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Physical understanding and optimization of resistive switching characteristics in oxide-RRAM., , , , , , , , , und . ESSDERC, Seite 154-159. IEEE, (2016)The Challenges and Emerging Technologies for Low-Power Artificial Intelligence IoT Systems., , , , , , , , , und 3 andere Autor(en). IEEE Trans. Circuits Syst. I Regul. Pap., 68 (12): 4821-4834 (2021)A Carrier-Based Analytic Model for Undoped (Lightly Doped) Ultra-Thin-Body Silicon-on-Insulator (UTB-SOI) MOSFETs., , , und . ISQED, Seite 127-132. IEEE Computer Society, (2006)Hot carrier degradation behavior in SOI dynamic-threshold-voltage nMOSFET's (n-DTMOSFET) measured by gated-diode configuration., , , , , und . Microelectron. Reliab., 43 (5): 707-711 (2003)12.1 A 148nW General-Purpose Event-Driven Intelligent Wake-Up Chip for AIoT Devices Using Asynchronous Spike-Based Feature Extractor and Convolutional Neural Network., , , , , , , , , und . ISSCC, Seite 436-438. IEEE, (2021)Investigation on the amplitude coupling effect of random telegraph noise (RTN) in nanoscale FinFETs., , , , , , und . IRPS, Seite 6-1. IEEE, (2018)Resistive switching in organic memory devices for flexible applications., , , , , und . ISCAS, Seite 838-841. IEEE, (2014)A New Test Data Compression Scheme for Multi-scan Designs., , und . ISVLSI, Seite 179-185. IEEE Computer Society, (2007)Towards reliability-aware circuit design in nanoscale FinFET technology: - New-generation aging model and circuit reliability simulator., , , , , , , , , und 2 andere Autor(en). ICCAD, Seite 780-785. IEEE, (2017)Ultra-Low-Power and Performance-Improved Logic Circuit Using Hybrid TFET-MOSFET Standard Cells Topologies and Optimized Digital Front-End Process., , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 68 (3): 1160-1170 (2021)