Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Embedded Dynamic Voltage Scaling (DVS) System Through 55 nm Single-Inductor Dual-Output (SIDO) Switching Converter for 12-Bit Video Digital-to-Analog Converter., , , , , , , , , und 3 andere Autor(en). IEEE J. Solid State Circuits, 47 (7): 1568-1584 (2012)A 0.7V, 2.35% 3σ-Accuracy Bandgap Reference in 12nm CMOS., , , , , und . ISSCC, Seite 306-307. IEEE, (2019)A 2.5-8Gb/s transceiver with 5-tap DFE and Second order CDR against 28-inch channel and 5000ppm SSC in 40nm CMOS technology., , , , , , , , , und 7 andere Autor(en). CICC, Seite 1-4. IEEE, (2010)An ultra-compact, untrimmed CMOS bandgap reference with 3σ inaccuracy of +0.64% in 16nm FinFET., , , , und . A-SSCC, Seite 165-168. IEEE, (2014)A 0.7V resistive sensor with temperature/voltage detection function in 16nm FinFET technologies., , , , , , und . VLSIC, Seite 1-2. IEEE, (2014)55nm CMOS 12-bit 250MHz digital-to-analog converter with dynamic voltage scaling (DVS) technique through single-inductor dual-output (SIDO) converter., , , , , , und . ESSCIRC, Seite 383-386. IEEE, (2011)A BICMOS Limiting Amplifier for SONET OC-3., , und . ISCAS, Seite 149-152. IEEE, (1994)3.8 A 0.65V 900µm² BEoL RC-Based Temperature Sensor with ±1°C Inaccuracy from -25°C to 125°C., , , , , und . ISSCC, Seite 68-70. IEEE, (2024)Current Mirrors with Tapered Stacked-Gates for Area Saving or Noise Improvement in 3nm FinFET Process., , , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2024)