Autor der Publikation

Accelerating Inference on Binary Neural Networks with Digital RRAM Processing.

, , , , , , , und . VLSI-SoC (Selected Papers), Volume 586 von IFIP Advances in Information and Communication Technology, Seite 257-278. Springer, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Multiple Independent Gate FETs: How many gates do we need?, , , , und . ASP-DAC, Seite 243-248. IEEE, (2015)Improving LUT-based optimization for ASICs., , , , , , und . DAC, Seite 421-426. ACM, (2022)Design methodology for area and energy efficient OxRAM-based non-volatile flip-flop., , , , , , und . ISCAS, Seite 1-4. IEEE, (2017)Fast process variation analysis in nano-scaled technologies using column-wise sparse parameter selection., , , und . NANOARCH, Seite 163-168. IEEE Computer Society/ACM, (2014)Process/design co-optimization of regular logic tiles for double-gate silicon nanowire transistors., , , , , , und . NANOARCH, Seite 55-60. ACM, (2012)Towards More Efficient Logic Blocks By Exploiting Biconditional Expansion (Abstract Only)., , , , und . FPGA, Seite 262. ACM, (2015)Differential Power Analysis Mitigation Technique Using Three-Independent-Gate Field Effect Transistors., und . VLSI-SoC, Seite 107-112. IEEE, (2018)GenCache: Leveraging In-Cache Operators for Efficient Sequence Alignment., , , , , , und . MICRO, Seite 334-346. ACM, (2019)GMS: Generic memristive structure for non-volatile FPGAs., , , , und . VLSI-SoC, Seite 94-98. IEEE, (2012)3D Nanofabric: Layout Challenges and Solutions for Ultra-scaled Logic Designs., , , , und . VLSI-SoC (Selected Papers), Volume 621 von IFIP Advances in Information and Communication Technology, Seite 279-300. Springer, (2020)