Autor der Publikation

S-FLASH: A NAND Flash-Based Deep Neural Network Accelerator Exploiting Bit-Level Sparsity.

, , , , , und . IEEE Trans. Computers, 71 (6): 1291-1304 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Energy-efficient Processing-in-memory Architecture for Long Short Term Memory in Spin Orbit Torque MRAM., , , , und . ICCAD, Seite 1-8. ACM, (2019)A PVT-robust Customized 4T Embedded DRAM Cell Array for Accelerating Binary Neural Networks., , , und . ICCAD, Seite 1-8. ACM, (2019)Fault-free: A Fault-resilient Deep Neural Network Accelerator based on Realistic ReRAM Devices., , und . DAC, Seite 1039-1044. IEEE, (2021)A Thermal-aware Optimization Framework for ReRAM-based Deep Neural Network Acceleration., , und . ICCAD, Seite 102:1-102:9. IEEE, (2020)A Framework for Area-efficient Multi-task BERT Execution on ReRAM-based Accelerators., , , und . ICCAD, Seite 1-9. IEEE, (2021)2.4 ATOMUS: A 5nm 32TFLOPS/128TOPS ML System-on-Chip for Latency Critical Applications., , , , , , , , , und 56 andere Autor(en). ISSCC, Seite 42-44. IEEE, (2024)S-FLASH: A NAND Flash-Based Deep Neural Network Accelerator Exploiting Bit-Level Sparsity., , , , , und . IEEE Trans. Computers, 71 (6): 1291-1304 (2022)Re2fresh: A Framework for Mitigating Read Disturbance in ReRAM-Based DNN Accelerators., , und . ICCAD, Seite 40:1-40:9. ACM, (2022)Optimizing ADC Utilization through Value-Aware Bypass in ReRAM-based DNN Accelerator., , , und . DAC, Seite 1087-1092. IEEE, (2021)ToEx: Accelerating Generation Stage of Transformer-Based Language Models via Token-Adaptive Early Exit., , , , und . IEEE Trans. Computers, 73 (9): 2248-2261 (September 2024)