Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Multiple Hash Matching Units (MHMU): An Algorithmic Ternary Content Addressable Memory Design for Field Programmable Gate Arrays., , , , und . HPSR, Seite 1-6. IEEE, (2018)FlexTCAM: Beyond Memory Based TCAM Emulation on FPGAs., , und . NFV-SDN, Seite 110-113. IEEE, (2020)Toward Optimal Softcore Carry-aware Approximate Multipliers on Xilinx FPGAs., , , , , , , und . ACM Trans. Embed. Comput. Syst., 22 (4): 76:1-76:19 (Juli 2023)SqueezeNIC: Low-Latency In-NIC Compression for Distributed Deep Learning., , , , und . NAIC, Seite 61-68. ACM, (2024)Efficient Leading Zero Count (LZC) Implementations for Xilinx FPGAs., , , und . IEEE Embed. Syst. Lett., 14 (1): 35-38 (2022)An FPGA-based dynamically reconfigurable platform for emulation of permanent faults in ASICs., , , , und . Microelectron. Reliab., (2017)CO-19 PDB 2.0: A Comprehensive COVID-19 Database with Global Auto-Alerts, Statistical Analysis, and Cancer Correlations., , , , , , , , und . Database J. Biol. Databases Curation, (Januar 2024)On the optimal reconfiguration times for TMR circuits on SRAM based FPGAs., und . AHS, Seite 9-14. IEEE, (2013)An error-detection and self-repairing method for dynamically and partially reconfigurable systems., , und . ETS, Seite 1-7. IEEE Computer Society, (2013)Effective emulation of permanent faults in ASICs through dynamically reconfigurable FPGAs., , und . FPL, Seite 1-6. IEEE, (2014)