Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Advanced Devices and Architectures., , und . Principles and Structures of FPGAs, Springer, (2018)Edge Inference Engine for Deep & Random Sparse Neural Networks with 4-bit Cartesian-Product MAC Array and Pipelined Activation Aligner., , , , , , und . HCS, Seite 1-21. IEEE, (2021)A Highly Accurate and Parallel Vision MLP FPGA Accelerator based on FP7/8 SIMD Operations., , , , , , und . MCSoC, Seite 478-485. IEEE, (2023)Decision Forest Training Accelerator Based on Binary Feature Decomposition., , , , , , und . FCCM, Seite 215. IEEE, (2023)Hiddenite: 4K-PE Hidden Network Inference 4D-Tensor Engine Exploiting On-Chip Model Construction Achieving 34.8-to-16.0TOPS/W for CIFAR-100 and ImageNet., , , , , , , , und . ISSCC, Seite 1-3. IEEE, (2022)F3: Beyond the horizon of conventional computing: From deep learning to neuromorphic systems., , , , , und . ISSCC, Seite 506-508. IEEE, (2017)An Embedded DRAM-FPGA Chip with Instantaneous Logic Reconfiguration., , , , und . FCCM, Seite 264-266. IEEE Computer Society, (1998)Hardware-oriented stereo vision algorithm based on 1-D guided filtering and its FPGA implementation., , , , , , , , , und 1 andere Autor(en). ICECS, Seite 169-172. IEEE, (2013)Implementing and Evaluating Stream Applications on the Dynamically Reconfigurable Processor., , , , , , , , , und 3 andere Autor(en). FCCM, Seite 328-329. IEEE Computer Society, (2004)Motion-vector estimation and cognitive classification on an image sensor/processor 3D stacked system featuring ThruChip interfaces., , , , , , und . ESSCIRC, Seite 105-108. IEEE, (2016)