Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Fault tolerant Field Programmable Neural Networks., , und . NORCAS, Seite 1-4. IEEE, (2015)Multidimensional Pareto Frontiers Intersection Determination and Processor Optimization Case Study., , , , , und . DSD, Seite 597-600. IEEE, (2019)Comparison of FPNNs models approximation capabilities and FPGA resources utilization., , und . ICCP, Seite 125-132. IEEE, (2017)HLS-based fault tolerance approach for SRAM-based FPGAs., , , und . FPT, Seite 301-302. IEEE, (2016)Mapping Trained Neural Networks to FPNNs., , und . DDECS, Seite 157-160. IEEE Computer Society, (2015)Detecting hard synapses faults in artificial neural networks., , und . LATS, Seite 1-6. IEEE, (2019)Implementation of fault tolerant techniques into FPNNs., , und . FPT, Seite 297-298. IEEE, (2016)Testing Reliability of Smart Electronic Locks: Analysis and the First Steps Towards., , , , , und . DSD, Seite 506-513. IEEE, (2019)Hardening of Smart Electronic Lock Software against Random and Deliberate Faults., , , , , und . DSD, Seite 680-683. IEEE, (2020)Evaluation Platform For Testing Fault Tolerance: Testing Reliability of Smart Electronic Locks., , , , , und . LASCAS, Seite 1-4. IEEE, (2020)