Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

System Architecture and Software Stack for GDDR6-AiM., , , , , , , , , und 31 andere Autor(en). HCS, Seite 1-25. IEEE, (2022)Reducing DRAM refresh power consumption by runtime profiling of retention time and dual-row activation., , , und . Microprocess. Microsystems, (2020)A Novel In-DRAM Accelerator Architecture for Binary Neural Network., , , und . COOL CHIPS, Seite 1-3. IEEE, (2020)A 1ynm 1.25V 8Gb 16Gb/s/Pin GDDR6-Based Accelerator-in-Memory Supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep Learning Application., , , , , , , , , und 27 andere Autor(en). IEEE J. Solid State Circuits, 58 (1): 291-302 (2023)IANUS: Integrated Accelerator based on NPU-PIM Unified Memory System., , , , , , , , , und 11 andere Autor(en). ASPLOS (3), Seite 545-560. ACM, (2024)A 1ynm 1.25V 8Gb, 16Gb/s/pin GDDR6-based Accelerator-in-Memory supporting 1TFLOPS MAC Operation and Various Activation Functions for Deep-Learning Applications., , , , , , , , , und 21 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2022)25.3 A 1.35V 5.0Gb/s/pin GDDR5M with 5.4mW standby power and an error-adaptive duty-cycle corrector., , , , , , , , , und 13 andere Autor(en). ISSCC, Seite 434-435. IEEE, (2014)Memory-Centric Computing with SK Hynix's Domain-Specific Memory., , , , , , , , , und 17 andere Autor(en). HCS, Seite 1-26. IEEE, (2023)SK Hynix AI-Specific Computing Memory Solution: From AiM Device to Heterogeneous AiMX-xPU System for Comprehensive LLM Inference., , , , , , , , , und 14 andere Autor(en). HCS, Seite 1-26. IEEE, (2024)