Autor der Publikation

Debugging and verifying SoC designs through effective cross-layer hardware-software co-simulation.

, , , , , und . DAC, Seite 7:1-7:6. ACM, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Fast large-scale optimal power flow analysis for smart grid through network reduction., und . ASP-DAC, Seite 373-378. IEEE, (2014)A SPICE-compatible model of graphene nano-ribbon field-effect transistors enabling circuit-level delay and power analysis under process variation., , , , , und . DATE, Seite 1789-1794. EDA Consortium San Jose, CA, USA / ACM DL, (2013)ScaleHLS: Scalable High-Level Synthesis through MLIR., , , , , , und . CoRR, (2021)Algorithm/Accelerator Co-Design and Co-Search for Edge AI., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 69 (7): 3064-3070 (2022)VecQ: Minimal Loss DNN Model Compression With Vectorized Weight Quantization., , , , , und . IEEE Trans. Computers, 70 (5): 696-710 (2021)Optimality study of resource binding with multi-Vdds., , , und . DAC, Seite 580-585. ACM, (2006)Throughput-oriented kernel porting onto FPGAs., , , , und . DAC, Seite 11:1-11:10. ACM, (2013)C-Mine: Data Mining of Logic Common Cases for Low Power Synthesis of Better-Than-Worst-Case Designs., , und . DAC, Seite 205:1-205:6. ACM, (2014)Debugging and verifying SoC designs through effective cross-layer hardware-software co-simulation., , , , , und . DAC, Seite 7:1-7:6. ACM, (2016)Performance-driven mapping for CPLD architectures., , , und . FPGA, Seite 39-47. ACM, (2001)