Autor der Publikation

Preliminary Study on Noise-Resilient Artificial Neural Networks for On-Chip Test Generation.

, , , , und . GCCE, Seite 561-565. IEEE, (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Preliminary Study on Noise-Resilient Artificial Neural Networks for On-Chip Test Generation., , , , und . GCCE, Seite 561-565. IEEE, (2022)On Flip-Flop Selection for Multi-cycle Scan Test with Partial Observation in Logic BIST., , , , und . ATS, Seite 30-35. IEEE, (2018)Enhancing Defect Diagnosis and Localization in Wafer Map Testing Through Weakly Supervised Learning., , , , , und . ATS, Seite 1-6. IEEE, (2023)QR-Code with Superimposed Text., , , , und . APNOMS, Seite 259-262. IEEE, (2023)Low Power BIST for Scan-Shift and Capture Power., , , , und . Asian Test Symposium, Seite 173-178. IEEE Computer Society, (2012)Fault-detection-strengthened method to enable the POST for very-large automotive MCU in compliance with ISO26262., , , , , und . ETS, Seite 1-2. IEEE, (2018)FF-Control Point Insertion (FF-CPI) to Overcome the Degradation of Fault Detection under Multi-Cycle Test for POST., , , , , , , und . IEICE Trans. Inf. Syst., 103-D (11): 2289-2301 (2020)A Lightweight and Machine-Learning-Resistant PUF framework based on Nonlinear Structure and Obfuscating Challenges., , , , und . AsianHOST, Seite 1-6. IEEE, (2023)Automotive Functional Safety Assurance by POST with Sequential Observation., , , , und . IEEE Des. Test, 35 (3): 39-45 (2018)Scan-Out Power Reduction for Logic BIST., , , und . IEICE Trans. Inf. Syst., 96-D (9): 2012-2020 (2013)