Autor der Publikation

A Frequency-Splitting-Based Wireless Power and Data Transfer IC for Neural Prostheses with Simultaneous 115mWPower and 2.5Mb/s Forward Data Delivery.

, , , , , , , und . ISSCC, Seite 472-474. IEEE, (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Scenario Based Testing & Test Plan Metrics Based on a Use Case Approach for Real Time UPS (Uninterruptible Power System)., , , und . ICCSA (2), Volume 2668 von Lecture Notes in Computer Science, Seite 646-655. Springer, (2003)A low-power small-area open loop digital DLL for 2.2Gb/s/pin 2Gb DDR3 SDRAM., , , , , , , , , und . A-SSCC, Seite 157-160. IEEE, (2011)Exploitation of parallelism in group probing for testing massively parallel processing systems., und . Asian Test Symposium, Seite 15-19. IEEE Computer Society, (1995)Guest Editorial Special Issue on Selected Papers From IEEE ISCAS 2020., , und . IEEE Trans. Biomed. Circuits Syst., 15 (3): 366-368 (2021)A 96.5%-Power-Efficiency Hybrid Buck-Boost Photovoltaic Energy Harvester Employing Adaptive FOCV MPPT Control for >98% MPPT Efficiency Across a 10, 000× Dynamic Range., , , , , , , und . VLSI Technology and Circuits, Seite 200-201. IEEE, (2022)Picking out herbs with analogous efficacy based on MeSH semantic similarity., , , und . BIBM, Seite 30-32. IEEE Computer Society, (2014)A 0.0046mm2 6.7μW Three-Stage Amplifier Capable of Driving 0.5-to-1.9nF Capacitive Load with >0.68MHz GBW without Compensation Zero., , , , , , , , , und . VLSI Circuits, Seite 1-2. IEEE, (2020)A Study on Features for Improving Performance of Chinese OCR by Machine Learning., , und . HPCCT/BDAI, Seite 51-55. ACM, (2019)A 92dB dynamic range sub-μVrms-noise 0.8μW/ch neural-recording ADC array with predictive digital autoranging., , , , , und . ISSCC, Seite 470-472. IEEE, (2018)Digitally Adaptive High-Fidelity Analog Array Signal Processing Resilient to Capacitive Multiplying DAC Inter-Stage Gain Error., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 66-I (11): 4095-4107 (2019)