Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Arakida, Hideho
Eine Person hinzufügen mit dem Namen Arakida, Hideho
 

Weitere Publikationen von Autoren mit dem selben Namen

Comparing memory systems for chip multiprocessors., , , , , und . ISCA, Seite 358-368. ACM, (2007)A 60-mW MPEG4 video codec using clustered voltage scaling with variable supply-voltage scheme., , , , , , , , , und 8 andere Autor(en). IEEE J. Solid State Circuits, 33 (11): 1772-1780 (1998)Design Methodology of Ultra Low-Power MPEG4 Codec Core Exploiting Voltage Scaling Techniques., , , , , , , , und . DAC, Seite 483-488. ACM Press, (1998)A top-down low power design technique using clustered voltage scaling with variable supply-voltage scheme., , , , , , , , , und . CICC, Seite 495-498. IEEE, (1998)A 222mW H.264 Full-HD decoding application processor with x512b stacked DRAM in 40nm., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 326-327. IEEE, (2010)A Single-Chip Low-Power Mpeg-4 Audiovisual Lsi Using Embedded Dram Technology., , , und . ICME, IEEE Computer Society, (2001)Design and implementation of scalable, transparent threads for multi-core media processor., , , , , , , , , und 3 andere Autor(en). DATE, Seite 1035-1039. IEEE, (2009)Comparative evaluation of memory models for chip multiprocessors., , , , , und . ACM Trans. Archit. Code Optim., 5 (3): 12:1-12:30 (2008)Visconti2 - a heterogeneous multi-core SoC for image-recognition applications., , , , , und . Hot Chips Symposium, Seite 1-22. IEEE, (2012)A scalable MPEG-4 video codec architecture for IMT-2000 multimedia applications., , , , , , , , , und 7 andere Autor(en). ISCAS, Seite 188-191. IEEE, (2000)