Autor der Publikation

Wrapper-based bus implementation techniques for performance improvement and cost reduction.

, , und . IEEE J. Solid State Circuits, 39 (5): 804-817 (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Hybrid Integer Encoding Method for Obtaining High-Quality Solutions of Quadratic Knapsack Problems on Solid-State Annealers., , , , , , und . IEICE Trans. Inf. Syst., 105-D (12): 2019-2031 (Dezember 2022)Advanced Devices and Architectures., , und . Principles and Structures of FPGAs, Springer, (2018)Wrapper-based bus implementation techniques for performance improvement and cost reduction., , und . IEEE J. Solid State Circuits, 39 (5): 804-817 (2004)Cache-processor coupling: a fast and wide on-chip data cache design., , , und . IEEE J. Solid State Circuits, 30 (4): 375-382 (April 1995)New design methodology with efficient prediction of quality metrics for logic level design towards dynamic reconfigurable logic., und . J. Syst. Archit., 48 (8-10): 285-310 (2003)F3: Beyond the horizon of conventional computing: From deep learning to neuromorphic systems., , , , , und . ISSCC, Seite 506-508. IEEE, (2017)Edge Inference Engine for Deep & Random Sparse Neural Networks with 4-bit Cartesian-Product MAC Array and Pipelined Activation Aligner., , , , , , und . HCS, Seite 1-21. IEEE, (2021)A Highly Accurate and Parallel Vision MLP FPGA Accelerator based on FP7/8 SIMD Operations., , , , , , und . MCSoC, Seite 478-485. IEEE, (2023)An Embedded DRAM-FPGA Chip with Instantaneous Logic Reconfiguration., , , , und . FCCM, Seite 264-266. IEEE Computer Society, (1998)Motion-vector estimation and cognitive classification on an image sensor/processor 3D stacked system featuring ThruChip interfaces., , , , , , und . ESSCIRC, Seite 105-108. IEEE, (2016)