Autor der Publikation

Live demonstration: A sensor-processor array integrated circuit for high-speed real-time machine vision.

, , , , und . ISCAS, Seite 447. IEEE, (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Live demonstration: Real-time image processing on ASPA2 vision system., , , und . ISCAS, Seite 1989. IEEE, (2011)A pixel-parallel cellular processor array in a stacked three-layer 3D silicon-on-insulator technology., , und . ECCTD, Seite 193-196. IEEE, (2009)A general-purpose vision processor with 160×80 pixel-parallel SIMD processor array., und . CICC, Seite 1-4. IEEE, (2013)Architecture of a VLSI cellular processor array for synchronous/asynchronous image processing., und . ISCAS, IEEE, (2006)Live demonstration: A sensor-processor array integrated circuit for high-speed real-time machine vision., , , , und . ISCAS, Seite 447. IEEE, (2014)Implementation of an asynchronous cellular logic network as a co-processor for a general-purpose massively parallel array., und . ECCTD, Seite 84-87. IEEE, (2007)ASPA: Focal Plane digital processor array with asynchronous processing capabilities., und . ISCAS, Seite 1592-1595. IEEE, (2008)A processor element for a mixed signal cellular processor array vision chip., , und . ISCAS, Seite 1564-1567. IEEE, (2011)Mixed signal SIMD cellular processor array vision chip operating at 30, 000 fps., , , , und . ICECS, Seite 324-327. IEEE, (2012)Architecture and design of a programmable 3D-integrated cellular processor array for image processing., und . VLSI-SoC, Seite 349-353. IEEE, (2011)