Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 72 dB-DR 465 MHz-BW Continuous-Time 1-2 MASH ADC in 28 nm CMOS., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 51 (12): 2917-2927 (2016)Invited Address: Integrated Memory/Logic Architecture for Image Processing., , , und . VLSI Design, Seite 304-. IEEE Computer Society, (1998)15.5 A 930mW 69dB-DR 465MHz-BW CT 1-2 MASH ADC in 28nm CMOS., , , , , , , , , und . ISSCC, Seite 278-279. IEEE, (2016)A -89-dBc IMD3 DAC Sub-System in a 465-MHz BW CT Delta-Sigma ADC Using a Power and Area Efficient Calibration Technique., , , , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 65-II (7): 859-863 (2018)Adaptive digital noise-cancellation filtering using cross-correlators for continuous-time MASH ADC in 28nm CMOS., , , , , , , , , und . CICC, Seite 1-4. IEEE, (2017)System design for pixel-parallel image processing., , , und . IEEE Trans. Very Large Scale Integr. Syst., 4 (1): 32-41 (1996)Foreword., und . VLSI Circuits, Seite 1-2. IEEE, (2016)Adaptive digital noise-cancellation filtering using cross-correlators for continuous-time MASH ADC in 28nm CMOS., , , , , , , , , und . CICC, Seite 1-4. IEEE, (2018)