Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Shared fuse macro for multiple embedded memory devices with redundancy., , und . CICC, Seite 191-194. IEEE, (2001)14NM FinFET 1.5MB Embedded High-K Charge Trap Transistor One Time Programmable Memory Using Dynamic Adaptive Programming., , , , , , , und . VLSI Circuits, Seite 87-88. IEEE, (2018)Behavioral Modeling of a Charge Trap Transistor One Time Programmable Memory., , , , , , und . NATW, Seite 1-6. IEEE, (2019)An On-Chip Self-Repair Calculation and Fusing Methodology., , , , , , und . IEEE Des. Test Comput., 20 (5): 67-75 (2003)A 45nm SOI compiled embedded DRAM with random cycle times down to 1.3ns., , , , , , , , , und 1 andere Autor(en). CICC, Seite 1-4. IEEE, (2010)Low Cost Test of High Bandwidth Embedded Memories., , , und . CICC, Seite 445-448. IEEE, (2006)Generating At-Speed Array Fail Maps with Low-Speed ATE., , und . VTS, Seite 87-96. IEEE Computer Society, (2004)A 1.0GHz multi-banked embedded DRAM in 65nm CMOS featuring concurrent refresh and hierarchical BIST., , , , , , , , , und 1 andere Autor(en). CICC, Seite 795-798. IEEE, (2007)A 5.6-ns random cycle 144-Mb DRAM with 1.4 Gb/s/pin and DDR3-SRAM interface., , , , , , und . IEEE J. Solid State Circuits, 38 (11): 1974-1980 (2003)Embedded DRAM design and architecture for the IBM 0.11-µm ASIC offering., , , , , , , , und . IBM J. Res. Dev., 46 (6): 675-690 (2002)