Autor der Publikation

Minimalist Design for Accelerating Convolutional Neural Networks for Low-End FPGA Platforms.

, , , , , , und . FCCM, Seite 196. IEEE Computer Society, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Scalable Load and Store Processing in Latency-Tolerant Processors., , , , und . IEEE Micro, 26 (1): 30-39 (2006)Virtual Register Renaming., , und . ARCS, Volume 7767 von Lecture Notes in Computer Science, Seite 86-97. Springer, (2013)Checkpoint Processing and Recovery: Towards Scalable Large Instruction Window Processors., , und . MICRO, Seite 423-. IEEE Computer Society, (2003)Optimized Distribution of an Accelerated Convolutional Neural Network across Multiple FPGAs., , , , , und . FCCM, Seite 235. IEEE, (2020)A Mediation Layer for Connecting Data-Intensive Applications to Reconfigurable Data Nodes., , , , , , , , , und . ICCCN, Seite 1-9. IEEE, (2013)Minimalist Design for Accelerating Convolutional Neural Networks for Low-End FPGA Platforms., , , , , , und . FCCM, Seite 196. IEEE Computer Society, (2017)X86-ARM binary hardware interpreter., , und . ICECS, Seite 145-148. IEEE, (2011)Issues in Trustworthy Software Systems., und . TrustCom/BigDataSE/ISPA (1), Seite 1142-1147. IEEE, (2015)Recycling waste: exploiting wrong-path execution to improve branch prediction., , und . ICS, Seite 12-21. ACM, (2003)Tuning the continual flow pipeline architecture., und . ICS, Seite 243-252. ACM, (2013)