Autor der Publikation

23.6 A 0.6V 4.266Gb/s/pin LPDDR4X interface with auto-DQS cleaning and write-VWM training for memory controller.

, , , , , , , , , , , , , , , , und . ISSCC, Seite 398-399. IEEE, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 27% reduction in transceiver power for single-ended point-to-point DRAM interface with the termination resistance of 4×Z0 at both TX and RX., , , , , , und . ISSCC, Seite 308-309. IEEE, (2013)A slew-rate controlled transmitter to compensate for the crosstalk-induced jitter of coupled microstrip lines., , , und . CICC, Seite 1-4. IEEE, (2010)Genome sequence of the hot pepper provides insights into the evolution of pungency in Capsicum species, , , , , , , , , und 61 andere Autor(en). Nat. Genet., (2014)An 8nm All-Digital 7.3Gb/s/pin LPDDR5 PHY with an Approximate Delay Compensation Scheme., , , , , , , , , und 8 andere Autor(en). VLSI Circuits, Seite 96-. IEEE, (2019)A 4nm 16Gb/s/pin Single-Ended PAM4 Parallel Transceiver with Switching-Jitter Compensation and Transmitter Optimization., , , , , , , , , und 2 andere Autor(en). ISSCC, Seite 404-405. IEEE, (2023)A quantitative approach to estimate a website security risk using whitelist., , , und . Secur. Commun. Networks, 5 (10): 1181-1192 (2012)A 40 mV-Differential-Channel-Swing Transceiver Using a RX Current-Integrating TIA and a TX Pre-Emphasis Equalizer With a CML Driver at 9 Gb/s., , , , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 63-I (1): 122-133 (2016)A 64Gb/s Downlink and 32Gb/s Uplink NRZ Wireline Transceiver with Supply Regulation, Background Clock Correction and EOM-based Channel Adaptation for Mid-Reach Cellular Mobile Interface in 8nm FinFET., , , , , , , , , und 10 andere Autor(en). ESSCIRC, Seite 509-512. IEEE, (2022)Method for Evaluating the Security Risk of a Website Against Phishing Attacks., , , , , und . ISI Workshops, Volume 5075 von Lecture Notes in Computer Science, Seite 21-31. Springer, (2008)23.6 A 0.6V 4.266Gb/s/pin LPDDR4X interface with auto-DQS cleaning and write-VWM training for memory controller., , , , , , , , , und 7 andere Autor(en). ISSCC, Seite 398-399. IEEE, (2017)