Autor der Publikation

Predicting Shot-Level SRAM Read/Write Margin Based on Measured Transistor Characteristics.

, , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 24 (2): 625-637 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Generating Routing-Driven Power Distribution Networks With Machine-Learning Technique., , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 36 (8): 1237-1250 (2017)Test Generation for Defect-Based Faults of Scan Flip-Flops., , , , , und . VTS, Seite 1-7. IEEE, (2023)Predicting Vt variation and static IR drop of ring oscillators using model-fitting techniques., , , , , , , und . ASP-DAC, Seite 426-431. IEEE, (2017)Methodology of generating dual-cell-aware tests., , , , , , , und . VTS, Seite 1-6. IEEE Computer Society, (2017)Test Methodology for Defect-based Bridge Faults., , , , , , , , und . ITC-Asia, Seite 106-111. IEEE, (2020)Statistical methodology to identify optimal placement of on-chip process monitors for predicting fmax., , , , , und . ICCAD, Seite 116. ACM, (2016)Path-Based Pre-Routing Timing Prediction for Modern Very Large-Scale Integration Designs., , , , , , , , und . ISQED, Seite 1-6. IEEE, (2022)Rule Generation for Classifying SLT Failed Parts., , , , , und . VTS, Seite 1-7. IEEE, (2022)Predicting Vt mean and variance from parallel Id measurement with model-fitting technique., , , , , , , , , und . VTS, Seite 1-6. IEEE Computer Society, (2016)Layout-Based Dual-Cell-Aware Tests., , , , , , , , , und . VTS, Seite 1-6. IEEE, (2019)