Autor der Publikation

The End of Scaling? Revolutions in Technology and Microarchitecture as We Pass the 90 Nanometer Node.

. ISCA, Seite 128. IEEE Computer Society, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The End of Scaling? Revolutions in Technology and Microarchitecture as We Pass the 90 Nanometer Node.. ISCA, Seite 128. IEEE Computer Society, (2006)Industrial Perspectives: The Next Roadblocks in SOC Evolution: On-Chip Storage Capacity and Off-Chip Bandwidth.. HPCA, Seite 201-201. IEEE Computer Society, (2006)Integrated Analysis of Power and Performance for Pipelined Microprocessors., , , , , , und . IEEE Trans. Computers, 53 (8): 1004-1016 (2004)Duplicon Cache: Mitigating Off-Chip Memory Bank and Bank Group Conflicts Via Data Duplication., , , , und . MICRO, Seite 285-297. IEEE Computer Society, (2018)When prefetching improves/degrades performance., , , und . Conf. Computing Frontiers, Seite 342-352. ACM, (2005)New methodology for early-stage, microarchitecture-level power-performance analysis of microprocessors., , , , , und . IBM J. Res. Dev., 47 (5-6): 653-670 (2003)Optimizing pipelines for power and performance., , , , , , und . MICRO, Seite 333-344. ACM/IEEE Computer Society, (2002)3D stacking of high-performance processors., , , , , , , , , und . HPCA, Seite 500-511. IEEE Computer Society, (2014)Rethinking Refresh: Increasing Availability and Reducing Power in DRAM for Cache Applications., , und . IEEE Micro, 28 (6): 47-56 (2008)Early-Stage Definition of LPX: A Low Power Issue-Execute Processor., , , , , , , , , und 6 andere Autor(en). PACS, Volume 2325 von Lecture Notes in Computer Science, Seite 1-17. Springer, (2002)