Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A low latency and low power dynamic Carry Save Adder., , , , , , , und . ISCAS (2), Seite 477-480. IEEE, (2004)A 45nm CMOS neuromorphic chip with a scalable architecture for learning in networks of spiking neurons., , , , , , , , , und 1 andere Autor(en). CICC, Seite 1-4. IEEE, (2011)Performance and power evaluation of an in-line accelerator., , , , , und . Conf. Computing Frontiers, Seite 81-82. ACM, (2010)IBM second-generation RISC machine organization., , , , , , , , , und 3 andere Autor(en). ICCD, Seite 138-142. IEEE, (1989)Processor architecture for software implementation of multi-sector G-RAKE receivers for HSUPA wireless infrastructure., , , , , und . ICASSP, Seite 2770-2774. IEEE, (2013)Gate-Induced Barrier Field Effect Transistor (GBFET) - A New Thin Film Transistor for Active Matrix Liquid Crystal Display Systems., , , , und . VLSI Design, Seite 89-93. IEEE Computer Society, (2006)Architectural perspectives of future wireless base stations based on the IBM PowerEN™ processor., , , , , , und . HPCA, Seite 423-432. IEEE Computer Society, (2012)VICTORIA: VMX indirect compute technology oriented towards in-line acceleration., , und . Conf. Computing Frontiers, Seite 303-312. ACM, (2006)A 0.1pJ/b 5-to-10Gb/s charge-recycling stacked low-power I/O for on-chip signaling in 45nm CMOS SOI., , , , , , , und . ISSCC, Seite 400-401. IEEE, (2013)1 Mb 0.41 µm2 2T-2R Cell Nonvolatile TCAM With Two-Bit Encoding and Clocked Self-Referenced Sensing., , , und . IEEE J. Solid State Circuits, 49 (4): 896-907 (2014)