Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Smart SRAM-Cell Array for the Experimental Study of Variability Phenomena in CMOS Technologies., , , , , , und . IRPS, Seite 3-1. IEEE, (2022)Improving the Tamper-Aware Odometer Concept by Enhancing Dynamic Stress Operation., , , , , und . IRPS, Seite 1-9. IEEE, (2023)A New Time Efficient Methodology for the Massive Characterization of RTN in CMOS Devices., , , , , , , , und . IRPS, Seite 1-5. IEEE, (2019)Demonstration of Chip Overclock Detection by Employing Tamper-Aware Odometer Technology., , , , , und . IRPS, Seite 4. IEEE, (2024)Using dedicated device arrays for the characterization of TDDB in a scaled HK/MG technology., , , , , und . IRPS, Seite 1-6. IEEE, (2023)Reliability challenges in Forksheet Devices: (Invited Paper)., , , , , , , , , und 2 andere Autor(en). IRPS, Seite 1-8. IEEE, (2023)Challenges and solutions to the defect-centric modeling and circuit simulation of time-dependent variability., , , , , , , und . IRPS, Seite 1-9. IEEE, (2023)Design Considerations of an SRAM Array for the Statistical Validation of Time-Dependent Variability Models., , , , , , , , , und 2 andere Autor(en). SMACD, Seite 73-76. IEEE, (2018)TARS: A toolbox for statistical reliability modeling of CMOS devices., , , , , , und . SMACD, Seite 1-4. IEEE, (2017)A transistor array chip for the statistical characterization of process variability, RTN and BTI/CHC aging., , , , , , , , , und . SMACD, Seite 1-4. IEEE, (2017)